インテル® 64 アーキテクチャーおよび IA-32 アーキテクチャー最適化リファレンス・マニュアル

その他

最新のドキュメント番号: 248966-037 July 2017 rev. 2
この版では、2017 年 8 月に公開した【037】の日本語参考訳をベースとして、付録 A (アプリケーション・パフォーマンス・ツール) と付録 B (パフォーマンス監視イベント) の訳を追加しました。


イメージをクリックすると PDF が開きます。

ドキュメント番号: 248966-037 July 2017
この版【037】では、2017 年 7 月に公開した【036】の日本語参考訳をベースとして、【037】で新たに追加された 2-1 節 (Skylake Server マイクロアーキテクチャー)、2.2.4 節 (Skylake マイクロアーキテクチャーのポーズ・レイテンシー)、8 章 (サブ NUMA クラスタリング)、13 章 (インテル® AVX-512) を追加しました。
また、既存の 1 章 (はじめに) と 7 章 (キャッシュ利用の最適化) の訳を追加しました。

ドキュメント番号: 248966-036 June 2017
この版【036】では、2-1 節の Skylake、2-2 節の Haswell、Haswell-E、Broadwell、2-3 節の Sandy Bridge、11 章 AVX, AVX2, FMA、12 章 TSX、14 章 Silvermont Microarchitecture and Software Optimization および、15 章 Knights Landing Microarchitecture and Software Optimization の記述が更新または追加されました。
参考訳はこちらからご覧いただけます。

すでに公開されている参考訳に関しては、こちらをご覧ください。

タイトルとURLをコピーしました