インテル® VTune™ プロファイラー・ユーザーガイド
CPU メトリックのリファレンス
アシスト
利用可能なコア時間
平均帯域幅
平均 CPU 周波数
平均 CPU 利用率
平均レイテンシー (サイクル)
平均論理コア利用率
平均物理コア利用率
バックエンド依存
BACLEARS
投機の問題 (キャンセルされたパイプライン・スロット)
投機の問題 (バックエンド依存のパイプライン・スロット)
分岐予測ミス
バスロック
キャッシュ依存
リステアのクリア
リタイアした命令あたりのクロックティック (CPI)
クロックティックとパイプライン・スロット・ベースのメトリック
CPI レート
CPI レート (Intel Atom® プロセッサー)
CPU 時間
コア依存
CPU 周波数
CPU 時間
CPU 利用率
CPU 利用率 (OpenMP*)
0 ポート利用サイクル
1 ポート利用サイクル
2 ポート利用サイクル
3 ポート以上利用サイクル
除算器
(情報) DSB の適用
DTLB ストア・オーバーヘッド
効率的な CPU 利用率
効率的な物理コア利用率
有効時間
経過時間
経過時間
経過時間
BB 実行カウントの予測
予測されたアイドル時間
実行ストール
フォルス・シェアリング
Far 分岐
フラグ・マージ・ストール
FPU 利用率
フロントエンド帯域幅
フロントエンド帯域幅 DSB
フロントエンド帯域幅 LSD
フロントエンド帯域幅 MITE
フロントエンド依存
フロントエンドのレイテンシー
リタイア全般
ハードウェア・イベント・カウント
ハードウェア・イベント・サンプル・カウント
命令キャッシュラインのフェッチ
理想的な時間
インバランスまたはシリアルスピン
インアクティブ同期待機カウント
インアクティブ同期待機時間
インアクティブ時間
インアクティブ待機カウント
インアクティブ待機時間
低い CPU 利用率のインアクティブ待機時間
受信帯域幅依存
受信パケットレート依存
命令のスタベーション
割り込み時間
I/O 待機時間
IPC
L1 依存
L1 ヒット率
L1D 置換比率
L1D 置換
L1I ストールサイクル
L2 依存
L2 ヒット依存
L2 ヒット率
L2 HW プリフェッチャー割り当て
L2 入力要求
L2 ミス依存
L2 ミスカウント
L2 置換比率
L2 置換
L3 依存
リモート DRAM によって処理された LLC ロードミス
LLC ミスカウント
LLC 置換比率
LLC 置換
ローカル DRAM アクセスカウント
ローカル・パーシステント・メモリー
論理コア利用率
ループ・エントリー・カウント
(情報) LSD の適用
マシンクリア
最大 DRAM シングルパッケージ帯域幅
最大 DRAM システム帯域幅
MCDRAM 帯域幅依存
MCDRAM キャッシュ帯域幅依存
MCDRAM フラット帯域幅依存
メモリー帯域幅
メモリー依存
メモリー効率
マイクロアーキテクチャー使用率
マイクロコード・シーケンサー
リステア予測ミス
MO マシンクリア・オーバーヘッド
MPI インバランス
クリティカル・パス上の MPI ランク
MS エントリー
MUX 信頼性
OpenMP* 解析: 収集時間
ページウォーク
OpenMP* 潜在的なゲイン
OpenMP* 領域時間
その他
送信帯域幅依存
送信パケットレート依存
オーバーヘッド時間
並列領域時間
ポーズ時間
パイプライン・スロット
誤った事前デコード
リモート・キャッシュ・アクセス・カウント
リモート DRAM アクセスカウント
リモート/ローカル DRAM 比率
リタイアストール
リタイア
セルフ時間と合計時間
シリアル CPU 時間
シリアル時間 (並列領域外)
SIMD アシスト
SIMD 計算からの L1 アクセス比率
SIMD 計算からの L2 アクセス比率
サイクルごとの SIMD 命令
低速 LEA ストール
SMC マシンクリア
サイクルごとの SP FLOP
SP GFLOPS
スピン時間
スピンとオーバーヘッド時間
分割ストア
ストア依存
ストア・レイテンシー
タスク時間
スレッドの並行性
スレッドのオーバーサブスクリプション
反復カウントの合計
uOps
VPU 利用率
待機カウント
待機レート
待機時間